1. 设计同步时序逻辑电路的一般步骤有哪些
同步计数器设计的一般步骤为:
1、分析设计要求,确定触发器数目和类型;
2、选择状态编码;
3、求状态方程,驱动方程;
4、根据驱动方程画逻辑图;
5、检查能否自启动。
(1)时序逻辑电路的设计方法有哪些扩展阅读
1、一个触发器有两个稳定状态:
“0”状态:Q=0,=1;
“1”状态:Q=1,=0。
2、触发器(FF)应具有以下功能:
在新数据输入之前(无触发信号)时,触发器一直保持原来的状态(原数据)不变。
输入信号触发下,它能从一种状态转换为另一种状态。即:FF能够“接收”“保持”并“输出”数字信息。
2. 设计时序逻辑电路时,如何解决电路不能自启动的问题
通常有两种可供选择的方法:
其一,是利用触发器的异步置“0和异步置“1端,人为地将电路的初始状态预置成一个有效状态,在正常情况下电路便保持在有效循环状态下工作。这种方法可称为“预置法”。
其二,是通过修改时序逻辑电路的状态函数或反馈逻辑表达式·使电路一旦进入无效状态后,在时钟脉冲作用下总可以自动转入有效状态。这种方法可称为“修改逻辑函数法”。
显然,预置法”虽然简单,但需要人工干预具有较大的局限性,譬如,当电路开始工作时已预置成某一个有效状态,电路在工作过程中受到干扰信号的影响或出现短暂的异常现象,可能使电路从有效循环状态转入无效循环状态,这时必须断电或重新启动,电路才能恢复正常工作。
而“修改逻辑函数法应用于时序逻辑电路的设计后,当电路一旦进入无效状态,不需要人工干预在时钟脉冲作用下它可以自动地从无效状态转入有效状态。
(2)时序逻辑电路的设计方法有哪些扩展阅读:
“修改逻辑函数法”的基本指导思想,是通过修改时序逻辑电路的状态函数或反馈逻辑表达式把无效循环中的无效状态自动诱入到有效状态具体方法和步骤为:
(1)列出电路的状态转换图确定有效循环状态和无效循环状态。
(2)画出修改后的次态函数的卡诺图及相应的次态函数式在卡诺图中,将有效状态按状态转换规律填入;将无效循环中的某状态的次态填入某个有效状态(称为被诱人的有效状态)而将其余的无效状态的次态视为随意态(用X表示)填入。
选择哪个无效态的次态用哪一个有效态替代需要仔细分析选择的原则是:以替代后(利用卡诺图化简新得到的)修改后的次态函数与未修改前的次态函数相比较时,新增加的项数最少(即最简)。
(3)根据修改后的次态函数画出逻辑图及相应的状态转换图进行验证。
3. 简述时序逻辑电路的设计方法
1、根据题意列出真值表
2、有真值表得出输出函数表达式
3、化简变化输出函数表达式
4、画出电路图
4. 时序逻辑电路有哪些
时序逻辑电路有以下3种:
1、时序逻辑电路的设计(一)
下图的时序逻辑电路是:设计一个串行数据检测器,对它的要求是:连续输入3个或3个以上的1时输出为1,其他输入情况下输出为0。
(4)时序逻辑电路的设计方法有哪些扩展阅读:
时序逻辑电路的特点:
1、功能特点:电路在某采样周期内的稳态输出Y(n),不仅取决于该采样周期内的“即刻输入X(n)”,而且还与电路原来的状态Q(n)有关。(通常Q(n)记录了以前若干周期内的输入情况)
2、结构特点:除含有组合电路外,时序电路必须含有存储信息的有记忆能力的电路:触发器、寄存器、计数器等。
3、信号衰减和畸变:长的并行总线和控制线可能会发生交互串扰和传输线故障,表现为相邻的信号线出现尖峰脉冲(交互串扰),或驱动线上形成减幅振荡(相当于逻辑电平的多次转换),从而可能加入错误数据或控制信号。发生信号衰减的可能原因比较多,常见的有高湿度环境、长的传输线、高速率转换等。而大的电子干扰源会产生电磁干扰(EMI),导致信号畸变,引起电路的功能紊乱。
5. 时序逻辑电路分析和设计
组合逻辑电路的输出只取决于当前的输入值;而时序逻辑电路的输出,不仅取决于当前的输入值,还与当前电路所处的状态有关。因此,一般说来,时序逻辑电路中一定包含有记忆元件,例如触发器、寄存器等等。
6. 同步时序逻辑电路的设计步骤是什么
1.根据具体问题,进行逻辑抽象,列出状态表或状态图
2.状态化简
3.状态编码
4.确定触发器的类型
5.写出状态方程,输出方程和驱动方程
6.画出逻辑电路图
7.检查设计电路能否自启动
7. 简答题 时序逻辑电路的表达方式有哪些
时序逻辑电路的表达方式有时序波形图,状态转换表,状态转换图,逻辑电路图,方程(驱动.状态.特征)等。
8. 时序电路逻辑功能的描述方式有哪几种你能将其中任何一种描述方式转换成其他各种描述方式吗
四种:逻辑方程组、状态表、状态图、时序图。
逻辑方程组书写最简单,但功能描述不直观;状态表、状态图直观描述了状态转换关系;实验中多观测得到时序图。
1、描述时序电路逻辑功能的方法有:状态表、状态图、时序图、状态方程、驱动方程、输出方程、
2、状态表、状态图、时序图的特点:反映时序逻辑电路的输出Z、次态Qn+1和电路的输入X,现态Qn间对应取值关系的表格称为状态表。反映时序逻辑电路状态转换规律及相应输入、输出取值关系的图形称为状态图。时序图即时序电路的工作波形图。
3、在状态图中,圆圈及圈内的字母或数字表示电路的各个状态,连线箭头表示状态转换的方向(由现态到次态)。标在连线一侧的数字表示状态转换前输入信号的取值和输出值。例如已知状态表,请作出状态转换图。
(8)时序逻辑电路的设计方法有哪些扩展阅读:
在数字电路通常分为组合逻辑电路和时序逻辑电路两大类,组合逻辑电路的有关内容在前面的章节里已经作了介绍,组合逻辑电路的特点是输入的变化直接反映了输出的变化,其输出的状态仅取决于输入的当前的状态,与输入、输出的原始状态无关;
而时序电路是一种输出不仅与当前的输入有关,而且与其输出状态的原始状态有关,其相当于在组合逻辑的输入端加上了一个反馈输入,在其电路中有一个存储电路,其可以将输出的状态保持住,可以用下图的框图来描述时序电路的构成。